__________

Designing the Future with Circuits

반도체 회로설계 취준기
반응형

분류 전체보기 99

하만(Harman) 세미콘 아카데미 54일차 - Full Custom IC One chip 설계(Full Adder Layout 설계 / PAD Layout / 4Bit Adder_Subtractor 설계)

[2024.05.29.수] 인천인력개발원 하만 세미콘 아카데미실습 1: FullAdder Schematic Layout 설계FullAdder Layout 설계 [소요시간: 35분]FullAdder Layout  실습 2. 4-Bit Adder 설계4Bit Adder Schematic 4Bit Adder Symbol4Bit Adder Simulation Schematic4Bit Adder Simulation Result 4-Bit Adder Layout [소요시간: 1시간]   실습 3. 4-Bit Adder_Subtractor 설계4Bit Adder_Subtractor Schematic4Bit Adder_Subtractor Symbol4Bit Adder_Subtreactor Simulation Schem..

하만(Harman) 세미콘 아카데미 53일차 - Full Custom IC One chip 설계(Half Adder, Full Adder, Digital Logic Gate Layout 설계)

[2024.05.28.월] 인천인력개발원 하만 세미콘 아카데미 1. Adder, XOR Gate 1. Half Adder 진리표2. Full Adder 진리표3. XOR 진리표 실습 1: XOR Schematic 설계 및 시뮬레이션 / Layout 설계XOR Schematic 설계 및 시뮬레이션 [소요시간: 30분]XOR Gate Schematic XOR SymbolXOR Simulation Schematic XOR Simulation Result   XOR Layout [소요시간: 50분]  실습 2: HalfAdder Schematic 설계 및 시뮬레이션 / Layout 설계HalfAdder Schematic 설계 및 시뮬레이션 [소요시간: 10분]HalfAdder SchematicHalfAdder ..

하만(Harman) 세미콘 아카데미 52일차 - Verilog HDL 설계(UART 실습, RAM 설계)

[2024.05.27.월] 인천인력개발원 하만 세미콘 아카데미실습 1: uart_rx 마무리이전에 생성한 UART_RX 실습에서 버튼을 입력하면 ASCHII코드의 번호의 두 배가 되어 세그먼트에 출력되는 오류 수정 필요1. uart_rx_cntl.v의 코드를 통해 오류를 발생시키는 부분 확인 더보기`timescale 1ns / 1ps//////////////////////////////////////////////////////////////////////////////////// Company: // Engineer: // // Create Date: 2024/05/20 10:15:18// Design Name: // Module Name: uart_rx_cntl// Project Name: // Ta..

하만(Harman) 세미콘 아카데미 50일차 - Full Custom IC One chip 설계(161MUX SWITCH Layout 설계, PAD Layout, ONECHIP 설계)

[2024.05.23.목] 인천인력개발원 하만 세미콘 아카데미 실습 1: 16-1MUX SWITCH Layout 마무리16-1MUX Switch 레이아웃 설계 마무리 [소요시간: 3시간]  실습 2: PAD Layout1. Create - Cell View로 PAD 이름의 Layout 생성 2. O 눌러서 Create Via 열고 foundry Group의 M2_M1 불러오기 3. 생성한 Via 선택 후 Q 눌러 속성 변경 4. PAD_FRAME으로 새 Layout Cellview 생성 5. I 눌러서 개인 라이브러리에 생성한 PAD 불러오기 6.  Q 눌러 Conver to Mosaic 누르고 값 변경 7. 변경된 레이아웃 확인 8. 세개로 복사 후 한개 회전하여 배치 9. 다음 사진과 같이 배치 (가..

하만(Harman) 세미콘 아카데미 49일차 - Full Custom IC One chip 설계(81MUX SWITCH Layout 설계 , 16-1MUX Shematic 설계 / 시뮬레이션 / Layout 설계)

[2024.05.22.수] 인천인력개발원 하만 세미콘 아카데미실습 1: 81MUX SWITCH 레이아웃 설계 [가로 12.785um, 세로 9.59um]81MUX Switch의 레이아웃 설계 [소요시간: 2시간 10분]가로 11.17um, 세로 9.375um로 완료  레이아웃 설계 참고사항 추가VDD와 VSS는 nmos와 pmos에 연결된 metal이 없는 부분에 연결하면 됨.SWITCH에서는 pmos의 3finger 중 왼쪽에 앞쪽의 신호, 오른쪽에 뒤쪽 신호를 배치하고, 가운데는 output으로. nmos의 3finger 중 왼쪽에 뒤쪽 신호, 오른족에 앞쪽 신호를 연결세로 배선은 Metal 2로, 가로 배선은 Metal1으로 연결하면 수월함 총 2시간 10분 소요. 8.5배속 영상 실습 2: 16 ..

하만(Harman) 세미콘 아카데미 48일차 - Full Custom IC One chip 설계(81MUX LOGIC, 81MUX SWITCH 설계 / 시뮬레이션 / Layout 설계)

[2024.05.21.화] 인천인력개발원 하만 세미콘 아카데미실습 1: 81MUX LOGIC 설계 및 시뮬레이션81MUX의 Schematic, symbol을 제작하고 시뮬레이션을 통해 결과 확인 [소요시간: 40분] 81MUX schematic81MUX_LOGIC_TEST schematic81MUX_LOGIC 시뮬레이션 결과 확인실습 2: 81MUX LOGIC 레이아웃 설계81MUX의 Layout 설계 후 DRC, LVS 수행 [소요시간: 4시간]41MUX와 21MUX의 구조를 그대로 가져와야 시간 단축이 가능할 것으로 보임   실습 3: 81MUX SWITCH 설계 및 시뮬레이션81MUX_SWITCH Schematic81MUX_SWITCH_TEST schematic81MUX_SWITCH 시뮬레이션 결과..

하만(Harman) 세미콘 아카데미 47일차 - Verilog HDL 설계(UART 실습)

[2024.05.20.월] 인천인력개발원 하만 세미콘 아카데미실습 1: uart_rx1. uart_rx_cntl.v Design Sources 생성 2. 코드 작성`timescale 1ns / 1ps//////////////////////////////////////////////////////////////////////////////////// Company: // Engineer: // // Create Date: 2024/05/20 12:06:26// Design Name: // Module Name: uart_rx_cntl// Project Name: // Target Devices: // Tool Versions: // Description: // // Dependencies: // // Re..

728x90
반응형